Design Digitaler Systeme / Rechnerarchitekturen II
Aktuelles
- Bitte melden Sie sich im StudIP an, damit Sie für uns erreichbar sind.
- Sie erhalten in Kürze Hinweise, wie Sie sich selbst in den weiteren Stoff der LV einarbeiten sollen.
- Passende Kommunikationswege für Fragen etc. bekommen Sie ebenfalls mitgeteilt.
Infos
- Pflichtveranstaltung für alle Bachelor-Studierenden der Studienrichting Informationstechnik. Wahlpflichtveranstaltung für alle anderen Studierenden der Fakultät Elektrotechnik.
- Design Digitaler Systeme findet im jährlichen Rhythmus jeweils im Sommersemester statt.
- Die Veranstaltung kann ohne Probleme im zeitlichen Ablauf mit Embedded Systems / Rechnerarchitekturen II getauscht werden, wenn dies der persönlichen Studiumsgestaltung besser entspricht.
Inhalt
- Gliederung
- Die Vorlesung Design Digitaler Systeme führt in das Arbeiten mit Hardwarebeschreibungssprachen und programmierbarer Hardware ein. Weiterhin stellt sie wichtige Strukturmerkmale von Rechnerarchitekturen vor.
- Sie umfasst:
- Einführung in Field Programmable Gate Arrays (FPGAs)
- Hinweise zum digitalen Design
- Konzepte und Strukturen der Hardwarebeschreibungssprache VHDL
- Syntax und Sprachelemente von VHDL
- Beispielrealisierungen in VHDL
- Rechnerstrukturmerkmale wie Cache, Pipelining, RISC, virtueller Speicher etc.
- Die Veranstaltung nutzt eigene Skriptteile sowie teilweise das im Internet frei verfügbare Buch Schaltungsdesign mit VHDL von Lehmann, Wunder, Selz. Darüber hinaus sei auf die angegebene Literatur verwiesen.
- Das Labor Design Digitaler Systeme / Labor für Datentechnik II (zugehöriges Labor) gibt die Möglichkeit, neben einem einführenden Tutorial sich im Rahmen eines Projektes mit VHDL zu befassen und das Design digitaler Schaltungen mit VHDL zu vertiefen.
Downloads |
|
schwarz / weiss | |
Gliederung | download |
Literaturliste | download |
Die folgenden Unterlagen sind nur Fakultätsintern verfügbar:
Skript | farbig | schwarz / weiss |
FPGAs | download | |
Digitales Design | download | |
VHDL (SS 2017) | download | |
VHDL (alt, PPT-Form) | download | download |
Speicherverwaltung | download | |
Cache | download | |
Pipelining | download | |
RISC | download | |
VDHL-Codebeispiele der Vorlesung | ||
Übungsaufgaben | download | |
Übungsaufgaben 2 | download | |
VHDL-Syntax | download |
Klausuren SS 2010
|
Aufgabenstellung |
Lösungen |
Zusätzliche Informationen
- Ein erstes Kennenlernen von VHDL ermöglicht das VHDL-Tutorial (nur im Intranet verfügbar) des Labors Design Digitaler Systeme / Labor für Datentechnik II. Themen wie virtueller Speicher und das Arbeiten im Protected Mode der x86-Architektur erläutert auch das Buch Embedded Controller.
Links
Buch:
Schaltungsdesign mit VHDL von Lehmann, Wunder, Selz
VHDL an der Uni Hamburg - sehr gute Übersichts- bzw. Startseite Buch: Embedded Controller (virtueller Speicher, Protected Mode der x86-Architektur) |