Digitaltechnik Vertiefung / Digitaltechnik II

Aktuelles

  • Die VL Digitaltechnik Vertiefung wird in den kommenden Semestern von Prof. Däubler gehalten.

Infos

  • Pflichtveranstaltung für alle Studierenden der Fakultät Elektrotechnik ab PO2000 (4. bzw. 5. Semester) und PO2004 (3. Semester). Erstmals im SS2005 als DT II gehalten.
  • ab BA PO2011 neuer Name: Digitaltechnik Vertiefung (bis BA PO2008 Vertiefung Digitaltechnik)
  • ältere Bezeichnungen: Digitale Schaltungen II (PO2000); Digitale Schaltungen (PO96, inkl. Themen der jetzigen Digitale Schaltungen I)
  • Die Veranstaltung Digitaltechnik Vertiefung baut auf der Vorlesung Digitaltechnik Grundlagen / Digitaltechnik I auf, die im zweiten Semester besucht werden sollte.

Inhalt

Die Vorlesung Digitaltechnik Vertiefung / Digitaltechnik II vertieft die Themen aus Digitaltechnik Grundlagen und führt ein in:

  • Gliederung
  • Boole'sche Logik, Flipflops und Zähler (Wiederholungen)
  • Kombinatorische Grundschaltungen
  • Sequentielle Schaltungen
  • Speicher
  • Digitale Automaten
  • Praktische Logikrealisierungen
  • Logikimplementierungen
  • Überblick Beschreibungssprachen

Downloads

Gliederung
Inhalt
Literaturliste

 

 Die folgenden Unterlagen sind nur fakultätsintern verfügbar:        

Skript Kapitel 1 und 2 (mit Anhang A) download
Kapitel 3 download
Kapitel 4 download
Kapitel 5 download
- Präsentation "Kaskadierbare Zähler" (Kap. 5.2.2.1) download
Kapitel 6 download
- Präsentation "Arbeitsweise eines Speichers" download
Kapitel 7 download
Kapitel 8 download
- Präsentation "Timingrechnung" (Kap. 8.3) download
- Materialien zu Kapitel 8 download
Kapitel 9 download
- Präsentation "FPGAs" (Kap. 9.4) download
Kapitel 10 download

 

   Zum Seitenanfang                                          

Introduction to VHDL (by Prof. G. Moss, Purdue University, USA)
Introduction to VHDL examples (by Prof. G. Moss, Purdue University, USA)
VHDL language elements (by Prof. G. Moss, Purdue University, USA) 

download
download
download

 

Übungsaufgaben

DNF/KNF/KV etc.
MUX-Logik
Modulo-n-Zähler
ROM-Funktionsgenerator
FSM (Warenautomat)
FSM2 (Aufzugssteuerung)
BCD-zu Dezimal-Decoder mit PROM
PROM, PLA, PAL
Timingberechnung (RS-FF)
Timingberechnung (Impulserzeuger)
Miniübung 74xx85
Miniübung Speicher   

Aufgabenstellung

download
download
download
download
download
download
download
download
download
download
download
download

 

Lösung

download
download
download
download
download
download
download
download
download
download

Klausuren

SS 2010
SS 2011
WS 2011/2012
SS 2012
WS 2012/2013
SS 2013
WS 2013/2014
SS 2014
WS 2014/2015
SS 2015

Aufgabenstellung

download
download
download
download
download
download
download
download
download
download

Lösung

download
download
download
download
download
download
download
download
download
download

  

Zusätzliche Informationen

Zur praktischen Arbeit mit digitalen Schaltungen steht die kostenlose Entwicklungsumgebung WebPack von Xilinx zur Verfügung. Sie erlaubt Schaltplaneingabe, Zustandsdiagramme und HDL-Eingabe (ABEL, VHDL) sowie die Simulation (mit ISim) Sie kann von Xilinx heruntergeladen werden. Sie muss allerdings bei Xilinx kostenlos registriert werden. Im Rahmen der Laborveranstaltungen Datentechnik und Design Digitaler Systeme (6. Semester) wird ebenfalls mit dieser Software gearbeitet.

 

Zum Seitenanfang